当前位置 首页 人才队伍
  • 姓名: 张锋
  • 性别: 男
  • 职称: 研究员
  • 职务: 
  • 学历: 博士
  • 电话: 82995940
  • 传真: 
  • 电子邮件: Zhangfeng_ime@ime.ac.cn
  • 所属部门: 微电子器件与集成技术重点实验室
  • 通讯地址: 

    简  历:

  • 教育背景

    1996-2000:北京理工大学 本科 

    2000-2005:中国科学院微电子研究所 博士研究生 

    工作简历 

    2005-2010, 中国科学院计算技术研究所,处理器体系结构室,高级工程师 

    2010-2017:中国科学院微电子研究所,微电子器件与集成技术重点实验室,副研究员 

    2017-至今,中国科学院微电子研究所,微电子器件与集成技术重点实验室,研究员 

    社会任职:

  • 从事芯片设计科研十余年,先后担任IEEE ISCASASSCCVLSI-DATASICON等国际电路会议组委会会员及分会主席,还担任IEEE JSSCTVLSITCAD,ISCASASSCC等多个会议和杂志审稿人

    研究方向:

  • 集成电路芯片设计方向: 

    1)智能芯片处理与集成 

    2)高速接口电路设计 

    3)存储器芯片电路设计


    承担科研项目情况:


  • 1)国家重点研发计划 “功能融合型三维堆叠 RRAM 集成技术” 项目负责人+ 课题负责人 (2023-2027)

    2)国家重点研发计划 “高密度阻变存储器材料及器件集成技术研究” 项目负责人 + 课题负责人 (2018-2022)

    3)自然科学基金联合基金“高能效大规模忆阻器阵列的存算一体芯片研究” 项目负责人(2024-2027)

    4)中科院先导A项目“嵌入式RRAM IP设计”课题负责人

    5)自然科学面上基金“面向高带宽应用的高速串行接口电路关键技术研究”项目负责人 (2015-2018)

    6)自然科学青年基金“片间高速收发电路的低功耗技术研究”项目负责人(2009-2011)

    代表论著:

  • 《低功耗集成电路》、《集成电路验证》 

    [1]Yiyang yuan,yiming yang, Feng Zhang*,et al.”A 28nm 72.12-TFLOPS/W Hybrid-Domain Outer-Product Based Floating-Point SRAM Computing-in-Memory Macro with Logarithm Bit-Width Folding ADC”. ISSCC (2024).

    [2]Qiang Huo, Yiming Yang, Feng Zhang*, Ming Liu, et al. “A Computing-in-memory macro based on three dimensional resistive random-access memory.”  Nature Electronics, 5,469-477 (2022).

    [3]Qirui Ren,Feng Zhang*,et al. "A Security-Enhanced, Charge-Pump-Free, ISO14443-A-/ISO10373-6-Compliant RFID Tag With 16.2-μW Embedded RRAM and Reconfigurable Strong PUF". IEEE Transactions on Very Large Scale Integration (VLSI) Systems, 31(2):243 - 252(2023) .

    [4] Hao Wu, Feng Zhang*,et al.”A 28-nm Computing-in-Memory-Based Super-Resolution Accelerator Incorporating Macro-Level Pipeline and Texture/Algebraic Sparsity. IEEE Transactions On Circuits and systems I.2023.

    [5] XiangQu Fu. Feng Zhang*, et al.”P3ViT: A CIM-Based High-Utilization Architecture with Dynamic Pruning and Two-Way Ping-Pong Macro for Vision Transformer”.IEEE Transactions On Circuits and systems I.12(70):4938 - 4948.2023.

    [6] Q. Huo, Feng Zhang* et al.,"Demonstration of 3D Convolution Kernel Function Based on 8-Layer 3D Vertical Resistive Random Access Memory," IEEE Electron Device Letters, 41(3): 497-500(2020).

    [7] Q.Zhao, W. Zheng, X. Zhao, Y. Cao, Feng Zhang* and M. Law, "A 108 F²/Bit Fully Reconfigurable RRAM PUF Based on Truly Random Dynamic Entropy of Jitter Noise," in IEEE Transactions on Circuits and Systems I: Regular Papers, 67(11): 3866 – 3879(2020).

    [8] Fei Tan; Yiming Wang; Yiming Yang; Liran Li; Tian Wang; Feng Zhang*; Xinghua Wang; Jianfeng Gao; Yongpan Liu, "A ReRAM-Based Computing-in-Memory Convolutional-Macro With Customized 2T2R Bit-Cell for AIoT Chip IP Applications," IEEE Transactions on Circuits and Systems II: Express Briefs, 67(9): 1534-1538(2020).

    [9] Xiaojin Zhao; Qiang Zhao; Yongpan Liu;Feng Zhang*, et al. "An Ultracompact Switching-Voltage-Based Fully Reconfigurable RRAM PUF With Low Native Instability," IEEE Transactions on Electron Devices, 67(7):3010-3013(2020).

    [10] Qiang Huo, Zhenhua Wu, Xingsheng Wang, Feng Zhang* et al.,  "Physics-Based Device-Circuit Cooptimization Scheme for 7-nm Technology Node SRAM Design and Beyond, " IEEE Transactions on Electron Devices, 67(3): 907-914(2020).

    专利申请:

  • 已授权专利:

    [1]张锋;霍强;宋仁俊;基于非易失存储器的存储和数据处理方法、装置及设备,中国,ZL202010468344.0(已授权)。

    [2] 张锋;李云;高琪;霍强;一种基于忆阻器RRAM的逻辑运算系统,中国,专利号ZL201811216384.5(已授权)。

    [3]张锋;高琪;陈飞鸿;三维阻变存储阵列、译码电路以及存储系统,中国,ZL201910623077.7(已授权)。

    [4]张锋;高琪;陈飞鸿;三维阻变存储器及其读出电路,中国,ZL201910822155.6(已授权)。

    [5]张锋;宋仁俊;霍强;一种基于三维卷积神经网络的映射装置及方法,中国,ZL201910674202.7(已授权)。

    [6] 张锋;陈飞鸿;高琪;RFID认证方法、RFID标签、RFID阅读器以及RFID系统,中国,ZL201911167334.7(已授权)。

    [7] 张锋;陈之晟;信号处理方法以及装置、RFID系统,中国,ZL202010686435.1(已授权)。

    获奖及荣誉:

  • 国家特支计划科技创新领军人才

    “基于三维阻变存储器存算一体技术研究”荣膺“2022 年中国半导体十大研究进展””2022年芯片科学十大进展”